Добро пожаловатьShenzhen Jindobang Technology Co., Ltd!

Lattice бросает вызов Intel и Xilinx, предлагая ПЛИС с 100 000 ворот

Lattice Semiconductor бросает вызов ПЛИС Intel и Xilinx в нижнем сегменте спектра своими устройствами с самой

Время:2023-01-13 16:16:05 Автор: Нажмите:100

2.png

Lattice Semiconductor бросает вызов ПЛИС Intel и Xilinx в нижнем сегменте спектра своими устройствами с самой высокой плотностью, включающими до 100 000 логических ячеек и более высокопроизводительные входы/выходы. Семейство Certus Pro-NX, включающее 40 000 логических ячеек,...

Время:2023-01-13 16:16:05 Автор:Клик:100

Компания Lattice Semiconductor бросает вызов низкому уровню FPGA от Intel и Xilinx, предлагая устройства с самой высокой плотностью, включающие до 100 000 логических ячеек и более производительный ввод/вывод. Серия Certus Pro-NX имеет 40 000 логических ячеек и более производительный ввод/вывод. Серия Certus Pro-NX имеет 40 000 логических ячеек и более производительный ввод/вывод.

Семейство Certus Pro-NX имеет 40 000 логических ячеек и предлагает интерфейсы 10 Гбит/с Ethernet и PCIe 3-го поколения. 


Серия Pro-NX начинается с 50 000 логических ячеек, так что она нацелена на следующий уровень», - говорит Джу-Джу Джойс, менеджер по маркетингу продукции Lattice Semiconductor. Технология Nexus5.


ПЛИС Nexus5 будут построены по тому же 28-нм КМОП-технологии FD-SOI, что и нынешнее поколение, что ограничит возможность увеличения количества ячеек.


«Наша цель всегда заключалась в том, чтобы сохранить конкурентоспособную цену, но мы предлагаем больше преимуществ», - говорит Джойс. Мы обнаружили, что в суровых условиях, где развернуты многие пограничные сети, в базовых станциях сотовой связи или в средах, где нет регулируемого двигателем воздушного потока, или в небольших модулях промышленных камер требуется низкое энергопотребление для упрощения терморегулирования». По его словам, «созданные для этого класса транспортных средств, вы можете получить гораздо более высокую энергоэффективность».


«Необходима более высокая пропускная способность, поскольку различные датчики генерируют больше данных на границе, и эти датчики становятся все более мощными и с более высоким разрешением», - говорит он.


Входы/выходы обеспечивают улучшенные IP-интерфейсы для маломощных интерфейсов памяти LPDDR4, 10,3 Гбит/с для 8-канального SERDES и подключения PCIe или 10G Ethernet третьего поколения. Также они включают SLVS-EC для датчиков, Coaxpress и DisplayPort.


Семейство устройств также включает до 7,3 мегабита памяти на кристалле для поддержки систем машинного обучения без необходимости покидать чип.


Джойс сказал: «Одним из узких мест в вычислениях ИИ является память на кристалле для хранения весов нейронной сети, и чтобы преодолеть это узкое место, мы обеспечиваем 65% памяти на кристалле, поэтому для многих функций обработки не нужно полагаться на внешнюю память, которая добавляет дополнительные задержки и мощность». «У нас есть 18 тыс. бит встроенной блочной оперативной памяти EBR в колонках в ткани, а также 512 тыс. бит больших блоков оперативной памяти, которые расположены на периферийных устройствах, подключенных через стандартную ткань.» -


Самое маленькое устройство с наименьшей плотностью интерфейса помещается в BGA-корпус размером 9 x 9 мм с шагом 0,5 мм, плотно интегрировано и рассчитано на работу в диапазоне температур от -40 до +125C для промышленных применений.


На новые устройства будут перенесены различные стеки искусственного интеллекта и машинного зрения, а также обновленная версия инструмента проектирования Radiant.


Инструмент анализа SERDES в Radiant 3.0 был усовершенствован для работы с более высокими полосами пропускания SERDES, поддерживаемыми устройствами CertusPro-NX, а возможность отслеживания сигналов в процессе проектирования была улучшена благодаря графическому интерфейсу пользователя (GUI), который помогает проектировщикам отслеживать сигналы от HDL-источника до RTL-вида и между технологическими видами.


Radiant также позволяет пользователям выбирать между движком синтеза Lattice Synthesis Engine (LSE) и движком синтеза Synplify Pro. В Radiant 3.0 временные ограничения и анализ синхронизации унифицированы для обоих механизмов синтеза. Анализ временных характеристик был отделен от других операций, поэтому он может выполняться независимо, что ускоряет процесс итеративного проектирования, помогая проектировщикам оценить сценарии «что-если» и повторно выполнить анализ временных характеристик без необходимости повторного картирования и разводки.


«Программное обеспечение для проектирования Lattice Radiant 3.0 предоставляет разработчикам простой и понятный пользовательский опыт; инструмент проводит их через различные этапы процесса разработки, включая создание проекта, импорт ИС, реализацию, генерацию битового потока, загрузку битового потока в ПЛИС и отладку, - говорит Lattice. Роджер До, старший менеджер по программному обеспечению компании Lattice.


«Разработчики с небольшим опытом работы с ПЛИС или вообще без него могут быстро воспользоваться возможностями автоматизации Lattice Radiant. Для опытных разработчиков ПЛИС, нуждающихся в специфических оптимизациях, Lattice Radiant 3.0 позволяет более тонко управлять настройками ПЛИС», - сказал он.


Предыдущая страница: Виртуальная технологическая конференция Xilinx Adapt 2021 посвящена центрам обработки данных Xilinx, 5G и основным вертикальным рынкам

Следующая страница: Новости о прорывных ПЛИС от Intel